一个数字电路基础题:集电极开路门74LS03驱动5个CMOS逻辑门,计算上拉电阻的值(正确加20分)OC门输出管截止时漏电流为0.2mA,负载门在高低电平情况下电流均为1uA.其中,我查表74LS系列,高低电平电

来源:学生作业帮助网 编辑:六六作业网 时间:2024/11/28 04:25:37
一个数字电路基础题:集电极开路门74LS03驱动5个CMOS逻辑门,计算上拉电阻的值(正确加20分)OC门输出管截止时漏电流为0.2mA,负载门在高低电平情况下电流均为1uA.其中,我查表74LS系列

一个数字电路基础题:集电极开路门74LS03驱动5个CMOS逻辑门,计算上拉电阻的值(正确加20分)OC门输出管截止时漏电流为0.2mA,负载门在高低电平情况下电流均为1uA.其中,我查表74LS系列,高低电平电
一个数字电路基础题:集电极开路门74LS03驱动5个CMOS逻辑门,计算上拉电阻的值(正确加20分)
OC门输出管截止时漏电流为0.2mA,负载门在高低电平情况下电流均为1uA.其中,我查表74LS系列,高低电平电压分别为2.7V,0.5V,对应电流分别为0.4mA,8mA,56k欧,4.9k欧,我算的最大值是11.5k欧,差别很大,找了很久,也没找出错在哪里,请会的花一两分做一下,

一个数字电路基础题:集电极开路门74LS03驱动5个CMOS逻辑门,计算上拉电阻的值(正确加20分)OC门输出管截止时漏电流为0.2mA,负载门在高低电平情况下电流均为1uA.其中,我查表74LS系列,高低电平电
74LS03输出低电平时:最大电压0.5V,最大吸收8MA电流,上拉电阻最小值=(5-0.5)/8=0.56k,这个数值是要记住的.
74LS03输出高电平时:最大漏电流0.1mA,设计上拉电阻压降小于0.5V,电阻就是5K.要精确计算再加上5个CMOS门的电流.不知道你的老师提出的设计依据是什么.
电阻在0.56K----5K之间,就可以保证逻辑正确.
这样的问题我在设计中是不计算的,对功耗要求不高,或者是用在干扰大的部位,电阻取小些就是了,一般取2、3K.
最低要求时,第二项可以这样算:
CMOS输入最小高电平是电源电压的70%=0.7*5=3.5v,3.5/(0.2+0.005)=17.07K.