9 一个1K×4位的动态RAM芯片,若其内部结构排成64×64形式,且存取奏起为0.1微秒.(1) 若采用分散和集中刷新相结合的方式,刷新信号周期应取多少?(2) 若采用集中刷新,则对该存储芯片刷新一遍需要
来源:学生作业帮助网 编辑:六六作业网 时间:2024/12/25 02:06:37
9 一个1K×4位的动态RAM芯片,若其内部结构排成64×64形式,且存取奏起为0.1微秒.(1) 若采用分散和集中刷新相结合的方式,刷新信号周期应取多少?(2) 若采用集中刷新,则对该存储芯片刷新一遍需要
9 一个1K×4位的动态RAM芯片,若其内部结构排成64×64形式,且存取奏起为0.1微秒.
(1) 若采用分散和集中刷新相结合的方式,刷新信号周期应取多少?
(2) 若采用集中刷新,则对该存储芯片刷新一遍需要多少时间?死时间率是多少?
14 某机字长8位,CPU可输出8条数据线,(D7~D0),16位地址线(15~A0),一条控制线,拟采用2K×4的SRAM构成8K×8的主存储器.
(1)共需要多少片RAM芯片?
(2)画出该存储器与CPU的连接逻辑框图.
(3)写出每组存储器的地址范围.
15 某计算机主存32MB,Cache128KB,和主存分成同样大小的块,每块512B,地址映像采用直接影响方式,问:
(1)Cache的块内地址为多少位?
(2)Cache有多少块?(3)Cache的块号地址有多少位?
(4)写出主存的地址格式.
\x05指令系统
16\x05各个寻址方式里,操作数位置
17\x05※若某计算机要求有如下形式的指令:三地址指令4条,单地址指令254条,零地址指令16条(不要求有二地址指令).设指令字长为12位,每个地址码长为3位,试用扩展操作码为其编码.
18\x05※主存容量为64K×16,单字长,单地址,共60条指令,四种寻址方式:直接、间接、变址、相对寻址.设计指令并说明寻址范围及有效地址(EA)
\x05控制单元
19\x05什么是中断?中断技术给计算机带来了什么作用?
20\x05CPU响应中断应具备哪些条件?
21\x05中断与子程序调用有何不可?
22\x05微程序控制器中,机器指令与微指令的关系
23\x05什么是微操作、微指令?微程序与程序有何不同?
24\x05已知某机采用微程序控制方式,其存储器容量为512×32(位),微程序在整个控制存储器中实现转移,可控制微程序的条件共4个,微指令采用水平型格式,后继地址采用断定方式,设计微指令格式.
9 一个1K×4位的动态RAM芯片,若其内部结构排成64×64形式,且存取奏起为0.1微秒.(1) 若采用分散和集中刷新相结合的方式,刷新信号周期应取多少?(2) 若采用集中刷新,则对该存储芯片刷新一遍需要
1