英语翻译在数字信号处理中,乘法器的速度对整个芯片以及系统性能有着重要的影响.随着超大规模集成电路的发展,高速,低功耗,版图设计规则,占用芯片面积小等是乘法器研究的重点.数字乘法
来源:学生作业帮助网 编辑:六六作业网 时间:2024/11/24 22:11:11
英语翻译在数字信号处理中,乘法器的速度对整个芯片以及系统性能有着重要的影响.随着超大规模集成电路的发展,高速,低功耗,版图设计规则,占用芯片面积小等是乘法器研究的重点.数字乘法
英语翻译
在数字信号处理中,乘法器的速度对整个芯片以及系统性能有着重要的影响.随着超大规模集成电路的发展,高速,低功耗,版图设计规则,占用芯片面积小等是乘法器研究的重点.
数字乘法器是目前数字信号处理中运用最广泛的执行部件之一,本文运用所学Verilog语言设计了三种基于FPGA的数字乘法器,分别是位移式乘法器,固点式乘法器和布斯式乘法器.通过对三种方案运用Quartus II/Modsim的仿真综合验证,检验设计的可行性,从而达到提高对数字电路原理的理解能力,增强电路设计能力和编程能力,增强实践应用能力.
关键词:FPGA;移位式乘法器;固点式乘法器;布斯式乘法器
英语翻译在数字信号处理中,乘法器的速度对整个芯片以及系统性能有着重要的影响.随着超大规模集成电路的发展,高速,低功耗,版图设计规则,占用芯片面积小等是乘法器研究的重点.数字乘法
In the digital signal processing,multiplier's speed has the important influence to the entire chip as well as the system performance.Along with ultra large scale integrated circuit's development,high speed,low power loss,domain design rule,takes the chip area slightly and so on is the multiplier research key point.the digital multiplier unit is in the present digital signal processing utilizes one of most widespread executive components,this article utilized studies the Verilog language design three kinds based on the FPGA digital multiplier unit,respectively was the displacement type multiplier,solid spot type multiplier and Booth type multiplier.Through utilizes Quartus II/Modsim to three kind of plans the simulation synthesis confirmation,the examination design feasibility,thus achieves the enhancement to the digital circuit principle understanding ability,intensifier circuit designed capacity and programming ability,enhancement practice application ability.下载翻译机即可