为什么上拉电阻可以使引脚高电平?RT,能不能详细地从电路原理上解释不太明白,能不能详细一点说明?特别是这里引脚电压:为上拉电阻与引脚内部阻抗分压

来源:学生作业帮助网 编辑:六六作业网 时间:2024/11/25 21:04:28
为什么上拉电阻可以使引脚高电平?RT,能不能详细地从电路原理上解释不太明白,能不能详细一点说明?特别是这里引脚电压:为上拉电阻与引脚内部阻抗分压为什么上拉电阻可以使引脚高电平?RT,能不能详细地从电路

为什么上拉电阻可以使引脚高电平?RT,能不能详细地从电路原理上解释不太明白,能不能详细一点说明?特别是这里引脚电压:为上拉电阻与引脚内部阻抗分压
为什么上拉电阻可以使引脚高电平?
RT,能不能详细地从电路原理上解释
不太明白,能不能详细一点说明?
特别是这里
引脚电压:为上拉电阻与引脚内部阻抗分压

为什么上拉电阻可以使引脚高电平?RT,能不能详细地从电路原理上解释不太明白,能不能详细一点说明?特别是这里引脚电压:为上拉电阻与引脚内部阻抗分压
引脚高阻输出,自身不带偏置.外接上拉后,引脚电压:为上拉电阻与引脚内部阻抗分压,几乎为偏置电压.所以为高电平.
什么叫高阻态?是否理解?
在高阻状态下,输出电阻很大,引脚电压是虚的,不会从外界索取电流,也不能对外界提供电流.就算是很小的负载,也会对其引脚电压产生很大的影响.上拉就变成高电平,下拉就变成低电平.为了给负载提供电流,所以I/O端口需要上拉.

附图是比较器LM339的内部电路图,V0端就是339的输出端。

如果需要339输出低电平,则末极功率输出三极管处于饱和状态,输出端外部的电压会被V0短路至地端(也就是图中的Vcc-端),强行将输出端箝位为接近0V(低电平)。

如果需要339输出高电平,则末极功率输出三极管处于截止状态,如果没有在V0端接上上拉电阻RT,则V0端将得不到正电压(也就是Vcc+电压)。如果接上了RT则V0的电压确实取决于RT与Vo脚的内部阻抗(内部阻抗实际上趋于无穷大)的分压。

说白了就是串联分压的原理,不加上拉电阻的时候电压过低或者没有高电平(oc门的),加了之后就相当于又有一路电流加入,所以太高电平

为什么上拉电阻可以使引脚高电平?RT,能不能详细地从电路原理上解释不太明白,能不能详细一点说明?特别是这里引脚电压:为上拉电阻与引脚内部阻抗分压 为什么上拉电阻能拉高电平?电阻不是会拉低电压吗? 为什么单片机接上上拉电阻就能把输出信号拉为确定的高电平?又为什么就P0口接就行了,其他口不需要接? 我始终无法理解 单片机的PO口要外接上拉电阻才能输出高电平 这句话,为什么接个电阻就能输出高电平我始终无法理解 单片机的PO口要外接上拉电阻才能输出高电平 这句话,为什么接个电阻 芯片有引脚悬空时,为什么有上拉电阻的是高电平,有下拉电阻的是低电平? 芯片有引脚悬空时,为什么有上拉电阻的是高电平,有下拉电阻的是低电平? 给一个pin高电平,为什么要加上拉电阻啊?将这个pin直接连接VCC不就有高电平吗?为什么要加个5K上拉电阻啊? uln2003输出高电平需要上拉电阻吗 关于DSP中断引脚要不要接上拉电阻DSP外部中断引脚,软件编写让它为高电平,外接一开关管,开关管另一端接地,如果导通开关管,外部中断引脚可以被拉为低电平从而触发中断吗?到底要不要加上 为什么要加上拉电阻和下拉电阻上拉电阻是为了拉高电平吗 单片机上拉电阻原理对单片机P0口要上拉电阻,加上上拉电阻能使P0口高和低两种电平,但是单片机P0口又怎么能控制了呢,上拉的电阻的电源会产生电流将二极管点亮,请问上拉电阻的原理希望能 单片机的上拉电阻可以不接电阻直接接5V吗?因为P0口不能输出高电平,所以要接上拉电阻,上拉电阻要接上电源.我想目的就是要给P0可以输出高,那直接接电源不行么?为什么要接个电阻呢? 高电平输入的引脚为什么要串电阻,而不直接接高电平?限流是因为片子有电流上限么? 上拉电阻怎么拉高电平? 上拉电阻、下拉电阻是怎么把电压拉到高、低电平的? 单片机引脚输入高电平为什么要加上拉电阻?有图,求指导.如图这是我在一个书上看到的例子,意思就是要让这个P2.1口检测一个外加的高电平,我有2点不太懂,1为什么不是5V的电源直接接?要加个 PO口是下面这种结构,没有上拉电阻,它怎么有高电平? 关于51单片机上拉电阻图中两个电路通过程序设置P0.1的高低电平,都能成功实现LED的亮灭吗?如果可以,上图中的R1作为上拉电阻,下图中的R2作为限流电阻,