为什么要加上拉电阻和下拉电阻上拉电阻是为了拉高电平吗

来源:学生作业帮助网 编辑:六六作业网 时间:2024/11/08 03:15:20
为什么要加上拉电阻和下拉电阻上拉电阻是为了拉高电平吗为什么要加上拉电阻和下拉电阻上拉电阻是为了拉高电平吗为什么要加上拉电阻和下拉电阻上拉电阻是为了拉高电平吗上拉就是将不确定的信号通过一个电阻嵌位在高电

为什么要加上拉电阻和下拉电阻上拉电阻是为了拉高电平吗
为什么要加上拉电阻和下拉电阻
上拉电阻是为了拉高电平吗

为什么要加上拉电阻和下拉电阻上拉电阻是为了拉高电平吗
上拉就是将不确定的信号通过一个电阻嵌位在高电平!电阻同时起限流作用!下拉同理!上拉是对器件注入电流,下拉是输出电流.弱强只是上拉电阻的阻值不同,没有什么严格区分.对于非集电极(或漏极)开路输出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道.
为什么要使用拉电阻:
1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值.
2、OC门电路必须加上拉电阻,才能使用.
3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻.
4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路.
5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力.
6、提高总线的抗电磁干扰能力.管脚悬空就比较容易接受外界的电磁干扰.
7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰.
一般作单键触发使用时,如果IC本身没有内接电阻,为了使单键维持在不被触发的状态或是触发后回到原状态,必须在IC外部另接一电阻.数字电路有三种状态:高电平、低电平、和高阻状态,有些应用场合不希望出现高阻状态,可以通过上拉电阻或下拉电阻的方式使处于稳定状态,具体视设计要求而定!一般说的是I/O端口,有的可以设置,有的不可以设置,有的是内置,有的是需要外接,I/O端口的输出类似与一个三极管的C,当C接通过一个电阻和电源连接在一起的时候,该电阻成为上C拉电阻,也就是说,如果该端口正常时为高电平,C通过一个电阻和地连接在一起的时候,该电阻称为下拉电阻,使该端口平时为低电平,作用:比如:当一个接有上拉电阻的端口设为输如状态时,他的常态就为高电平,用于检测低电平的输入.上拉电阻是用来解决总线驱动能力不足时提供电流的.一般说法是拉电流,下拉电阻是用来吸收电流的,也就是所说的灌电流

同意楼上的说法
保持一点
避免悬空后输入端无法准确判断高低电平

是,主要是TTL电平与CMOS电平之间不能很好地兼容,TTL高电平才0.3-3.6伏,而CMOS高电平则需要6-12伏,所以直接把TTL电平加入CMOS电路中是不行的,需要上拉电阻拉高电平。但是CMOS电平直接加入TTL电路中是可以的,不需拉低电平。