MUXPLUS2说我程序中conv_logic_vector未被定义,但是我已经加了IEEE.STD_LOGIC_ARITH.ALL库了LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;USE IEEE.STD_LOGIC_ARITH.ALL;ENTITY sin ISPORT(CLK,CLR:IN STD_LOGIC;Q:OUT
来源:学生作业帮助网 编辑:六六作业网 时间:2025/02/07 04:10:18
MUXPLUS2说我程序中conv_logic_vector未被定义,但是我已经加了IEEE.STD_LOGIC_ARITH.ALL库了LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;USE IEEE.STD_LOGIC_ARITH.ALL;ENTITY sin ISPORT(CLK,CLR:IN STD_LOGIC;Q:OUT
MUXPLUS2说我程序中conv_logic_vector未被定义,但是我已经加了IEEE.STD_LOGIC_ARITH.ALL库了
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
USE IEEE.STD_LOGIC_ARITH.ALL;
ENTITY sin IS
PORT(
CLK,CLR:IN STD_LOGIC;
Q:OUT STD_LOGIC_VECTOR(7 DOWNTO 0)
);
END sin;
ARCHITECTURE rt1 OF sin IS
BEGIN
PROCESS(CLK,CLR)
VARIABLE TMP:INTEGER RANGE 0 TO 63;
BEGIN
IF CLR='1'THEN
Q
MUXPLUS2说我程序中conv_logic_vector未被定义,但是我已经加了IEEE.STD_LOGIC_ARITH.ALL库了LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;USE IEEE.STD_LOGIC_ARITH.ALL;ENTITY sin ISPORT(CLK,CLR:IN STD_LOGIC;Q:OUT
说明是31的倍数 186的因数 而31和186相错6倍 很显然 2个数是31*2=62 和31*3=93